智原科技营运副总经理王志恒表示:“智原的Low-DPPM通用筹划已经由过程量产验证,成功为客户在多项工业范畴与花费范畴ASIC产品上,以更经济有效的方法达到低DPPM的需求。我们拥有跨越26年的ASIC芯片设计办事经验,并持续优化从设计、整合、制造到测试端的质量治理,以供给客户领先业界的高质量及高靠得住度筹划。”
台湾新竹--(美国贸易资讯)--ASIC设计办事暨IP研发发卖厂商智原科技(Faraday Technology Corporation,TWSE:3035)今日推出Low-DPPM通用筹划,支撑各类应用范畴ASIC芯片采取更经济省时而非车规的作法下,达到低故障掉效力的量产质量与高靠得住度的规格需求。
智原除了已有相符汽车电子协会AEC车规的Zero-DPPM解决筹划,也藉此经验供给客户实用于非车用范畴的Low-DPPM通用解决筹划。该办事在产品规格确认初期,即针对低DPPM目标需求建构涵盖设计、制造及测试的筹划。其测试筹划根据测试与检视模型,确保芯片在各阶段流程经由过程严格的测试前提;最后并导入多项分析与诊断办法,例如应用加压筛选出早期的缺点品,协助客户实现量产品的低故障掉效力目标。
关于智原科技
智原科技(Faraday Technology Corporation, TWSE: 3035)为专用集成电路(ASIC)设计办事暨常识产权(IP)研发发卖引导厂商,经由过程ISO 9001与ISO 26262认证,总公司位于台湾新竹科学园区,并于中国大年夜陆、美国、日本与欧洲设有研发、营销据点。重要的IP产品包含:I/O、标准单位库、Memory Compiler、兼容ARM指令集CPU、LPDDR4/4X、DDR4/3、MIPI D-PHY、V-by-One、USB 3.1/2.0、10/100 Ethernet、Giga Ethernet、SATA3/2、PCIe Gen4/3、28G可编程高速SerDes,以及数百个外设数字及混淆讯号IP。更多信息,请浏览智原科技网站www.faraday-tech.com或存眷微旌旗灯号faradaytech。
在 businesswire.com 上查看源版本消息稿: https://www.businesswire.com/news/home/20200305005039/zh-CN/
相关阅读